Quartus-II之D触发器

  • 一、原理图
    • (一)创建项目
    • (二)绘制D触发器原理图
    • (三)查看仿真波形
      • 1. 配置仿真工具
      • 2.加载仿真库文件
      • 3.添加仿真文件
      • 4.仿真
  • 二、调用库
    • (一)绘制原理图
    • (二)查看仿真波形

一、原理图

(一)创建项目

设置项目路径以及项目名称、顶层名

选择器件型号
最终信息

(二)绘制D触发器原理图

点击file -> new -> Block Diagram 新建框图

D触发器由一个非门、两个输出、两个输入、四个与非门共同构成
绘制完成再编译,编译成功后点击Tools -> netlist Viewers -> RTL Viewer 可以查看硬件电路图

(三)查看仿真波形

1. 配置仿真工具

点击Assignments -> setting ->EDA Tool Setting
选择仿真工具为ModelSim
在Simulation里面把tool换成ModelSim,再点击Test Benches
点击选择文件,选择qsim文件夹里面后缀为vt的文件即可

2.加载仿真库文件

点击Tools -> Launch Simulation Library,按如下操作即可

3.添加仿真文件

点击file -> new -> University Program VMF新建波形文件

点击Edit -> insert -> insert Node or Bus进行添加

添加引脚
对应波形

4.仿真

把输入clk设置为时钟信号

把输入D随便设置几个低电平和高电平

二、调用库

(一)绘制原理图

调用库里面的D触发器

编译后查看电路图

(二)查看仿真波形

设置好时钟以及D的高低电平
Q是在上升沿随着D的值发送变化

Quartus-II之D触发器相关推荐

  1. Quartus II实现D触发器及时序仿真

    文章目录 实验环境 一.软件安装 二.认识D触发器 三.创建D触发器原理图仿真 1.创建工程 2.新建原理图文件 3.编译 4.仿真波形图 四.调用D触发器系统框架并仿真 五.用Verilog语言实现 ...

  2. Quartus II实现D触发器

    目录 一.软件准备 二.认识D触发器 三.创建D触发器原理图并仿真 1.创建工程 2.新建原理图文件 3.编译 4.仿真波形图 5.仿真测试 四.调用D触发器并仿真 1.创建工程 2.新建原理图文件 ...

  3. EDA技术与应用上机任务 电子信息类 Quartus II或Quartus Prime D触发器、半减器、全减器、可加减控制的50进制加减计数器。

    EDA技术与应用上机任务书 上机目的 熟悉掌握Quartus II或Quartus Prime开发工具的使用. 掌握利用硬件描述语言(Verilog)设计简单程序的步骤及方法. 掌握若干组合逻辑电路及 ...

  4. Quartus II三种方式实现D触发器及时序仿真

    Quartus II三种方式实现D触发器及时序仿真 一.准备工作 (一)软件下载 (二)D触发器原理 1.简介 2.D触发器的基本结构与信号输入输出关系 3.状态转移真值表以及状态转移图 二.实验要求 ...

  5. Quartus II工具1——signaltap

    工作的原因,开始真正的去用signaltap,以前在校时,也就是随便玩玩,看看波形,找找感觉,把示波器搬到电脑上. 前几天开始要用的时候,才发现基本上参数都不懂,当时那种似懂非懂的感觉非常不爽.所以开 ...

  6. Quartus ii 与 Verilog入门教程(1)——Verilog实现8位计数器

    下载:Quartus ii与verilog实现8位计数器,Modelsim仿真工程 1.计数器原理 在时钟作用下,输出信号从0开始,每个时钟的上升沿输出加1.当复位信号有效时,输出清零.计时实现只需累 ...

  7. Quartus II开发软件中的宏模块 (转摘)

    Quartus II开发软件中的宏模块 (转摘) RAM宏模块 宏模块名称   功能描述 csdpram    参数化循环共享双端口RAM lpm_ram_dp   参数化双端口RAM lpm_ram ...

  8. 基于Quartus II软件的FPGA综合实验——多功能数字钟

    有很多自制元器件,内部电路附在文章中 文章目录 前言 一.设计要求 二.设计原理 三.设计过程 1.数码管扫描模块 2.计时模块 3.闹钟模块 4.闹钟响铃模块 5.数码管显示模块 6.整点报时功能 ...

  9. Quartus ii 软件仿真基本流程(使用VHDL)

    文章首发于我的个人博客 这是VHDL系列教程的第一个教程.所谓教程,其实也就是记录我本人在学习过程中遇到的问题和学习内容的笔记,分享在这里供其他初学者参考,如果博客中出现任何错误或不严谨的地方,您可以 ...

  10. Quartus II SignalTap使用

    首先说一下SignalTap和ModuleSim的区别,很显然这是两个不同的东西,SignalTap是集成于Quartus II的,是通过JTAG来抓取实际信号用于分析的,而ModuleSim则是独立 ...

最新文章

  1. 一个很好的 emacs 配置文件范例
  2. 那么辛苦努力的工作,却换来了一身的不是
  3. 【CyberSecurityLearning 15】VLAN技术与Trunk
  4. java sortedset_Java类集-SortedSet接口 | 学步园
  5. IOS开发基础之摇奖机案例
  6. django 日志写入mysql_如何将django orm模型 写入数据库
  7. Linux如何清除last信息,linux清除last、lastb和history记录
  8. 18春学期《计算机应用基础》,18春学期(1709、1803)《计算机应用基础》在线作业及答案.pdf...
  9. MVC的WebApi中开启Session会话支持
  10. 若依集成jsencrypt实现密码加密传输方式
  11. 如何预防销售人员带走客户?
  12. 在android中使用opencv,在安卓上使用OpenCV的指南 - kdnuggets
  13. loj10157. 「一本通 5.2 例 5」皇宫看守
  14. Leetcode 5
  15. 360急速浏览器有道词典屏幕取词问题
  16. C#ObjectArx Cad添加图层
  17. 周记——20150720
  18. 免费P2P穿透通信(4) RDT可靠通信模块测试使用
  19. B002 - 基于嵌入式的老人定位追踪监测仪
  20. weblogic-cve_2020_2883漏洞复现

热门文章

  1. Qt信号与槽实现方式
  2. Matlab求方差,均值
  3. TIFF文件结构详解
  4. Redis过期删除策略
  5. 计算机编程是什么_什么是计算机编程?
  6. CentOS7下MariaDB安装及配置
  7. Unity-TouchScripts中使用TUIO的记录和简单的代码分析
  8. 白猫使用OCR文字识别
  9. 地理加权回归R语言实例
  10. 【Julia】 解决安装包下载慢的问题